GitHub 2026-03-10 Trending
Discover the hottest open source projects every day
adam-maj/tiny-gpu
一个用Verilog编写的极简GPU设计,用于从零开始学习GPU工作原理
verilator/verilator
Verilator开源SystemVerilog模拟器与代码检查系统
lowRISC/ibex
Ibex是一款小型32位RISC-V CPU内核,前身为zero-riscy
pulp-platform/common_cells
通用SystemVerilog组件
lowRISC/opentitan
OpenTitan:开源硅基可信根
pulp-platform/riscv-dbg
为PULP RISC-V内核提供的RISC-V调试支持
bespoke-silicon-group/basejump_stl
BaseJump STL:SystemVerilog标准模板库
pulp-platform/fpu_div_sqrt_mvp
面向跨精度计算的浮点除法/平方根运算单元
openhwgroup/cv32e40p
CV32E40P是一款基于PULP-Platform RI5CY内核的顺序四级流水线RISC-V RV32IMFCXpulp处理器
chipsalliance/caliptra-rtl
Caliptra可信根IP的硬件设计配套资源
chipsalliance/Cores-VeeR-EL2
VeeR EL2处理器内核
chipsalliance/caliptra-ss
Caliptra子系统硬件设计资料,包含Caliptra可信根IP及附加制造商控制模块