2026-02-23
🏷️

#rtl 每日趋势报告

📅 2026-02-23
📊 5 个项目

🔥 #rtl 每日热门项目

verilator/verilator

Verilator开源SystemVerilog模拟器与代码检查系统

3.4k
758
78
+3
排名 #2
2月23日
查看详情

ucb-bar/chipyard

一个敏捷的RISC-V SoC设计框架,包含顺序执行内核、乱序执行内核、加速器等组件

2.1k
817
62
+1
排名 #3
2月23日
查看详情

chipsalliance/rocket-chip

Rocket Chip生成器

3.7k
1.2k
104
+1
排名 #4
2月23日
查看详情

pulp-platform/axi

用于高性能片上通信的AXI SystemVerilog可综合IP模块与验证框架。

1.5k
343
67
+1
排名 #3
2月23日
查看详情

chipsalliance/Cores-VeeR-EL2

VeeR EL2处理器内核

318
98
63
排名 #10
2月23日
查看详情

📊 数据统计

5 个热门项目
2026-02-23 数据日期

🔥 TrendForge - 追踪开源项目热度,发现技术趋势

助手