2026-02-09
🏷️

#rtl 每日趋势报告

📅 2026-02-09
📊 5 个项目

🔥 #rtl 每日热门项目

verilator/verilator

Verilator开源SystemVerilog模拟器与代码检查系统

3.3k
750
78
+3
排名 #7
2月9日
查看详情

pulp-platform/axi

用于高性能片上通信的AXI SystemVerilog可综合IP模块与验证框架。

1.5k
340
64
+1
排名 #11
2月9日
查看详情

riscv-boom/riscv-boom

SonicBOOM:伯克利乱序执行机器

2.1k
479
67
排名 #5
2月9日
查看详情

chipsalliance/chisel

Chisel:一种现代硬件设计语言

4.6k
648
94
排名 #11
2月9日
查看详情

ucb-bar/chipyard

一个敏捷的RISC-V SoC设计框架,包含顺序执行内核、乱序执行内核、加速器等组件

2.1k
811
62
排名 #15
2月9日
查看详情

📊 数据统计

5 个热门项目
2026-02-09 数据日期

🔥 TrendForge - 追踪开源项目热度,发现技术趋势

助手