2026-01-29
🏷️

#rtl 每日趋势报告

📅 2026-01-29
📊 5 个项目

🔥 #rtl 每日热门项目

ucb-bar/chipyard

一个敏捷的RISC-V SoC设计框架,包含顺序执行内核、乱序执行内核、加速器等组件

2.1k
806
97
+6
排名 #12
1月29日
查看详情

pulp-platform/axi

用于高性能片上通信的AXI SystemVerilog可综合IP模块与验证框架。

1.5k
337
89
+1
排名 #2
1月29日
查看详情

verilator/verilator

Verilator开源SystemVerilog模拟器与代码检查系统

3.3k
745
99
排名 #3
1月29日
查看详情

chipsalliance/Cores-VeeR-EL2

VeeR EL2处理器内核

316
94
83
排名 #5
1月29日
查看详情

chipsalliance/chisel

Chisel:一种现代硬件设计语言

4.6k
647
124
排名 #10
1月29日
查看详情

📊 数据统计

5 个热门项目
2026-01-29 数据日期

🔥 TrendForge - 追踪开源项目热度,发现技术趋势

助手