2026-02-01
🏷️

#rtl 每日趋势报告

📅 2026-02-01
📊 6 个项目

🔥 #rtl 每日热门项目

verilator/verilator

Verilator开源SystemVerilog模拟器与代码检查系统

3.3k
748
77
+2
排名 #8
2月1日
查看详情

chipsalliance/chisel

Chisel:一种现代硬件设计语言

4.6k
646
93
+2
排名 #10
2月1日
查看详情

chipsalliance/Cores-VeeR-EL2

VeeR EL2处理器内核

316
96
58
排名 #5
2月1日
查看详情

pulp-platform/axi

用于高性能片上通信的AXI SystemVerilog可综合IP模块与验证框架。

1.5k
337
62
排名 #11
2月1日
查看详情

ucb-bar/chipyard

一个敏捷的RISC-V SoC设计框架,包含顺序执行内核、乱序执行内核、加速器等组件

2.1k
807
62
排名 #14
2月1日
查看详情

chipsalliance/rocket-chip

Rocket Chip生成器

3.7k
1.2k
99
排名 #17
2月1日
查看详情

📊 数据统计

6 个热门项目
2026-02-01 数据日期

🔥 TrendForge - 追踪开源项目热度,发现技术趋势

助手